Skip to main content
Side panel
Disciplinas »
2025
2024
2023
2022
2021
2020
2019
2018
2017
2016
2015
2014
2013
2012
AACCs/FFLCH
Pró-Reitoria de Pós-Graduação
Outros
Suporte »
Acesso
Perfis
Ouvintes
Docentes
Criação de Disciplinas da USP
Documentação
HelpDesk e Contato
Guia de uso
Sobre
English (en)
Deutsch (de)
English (en)
Español - Internacional (es)
Français (fr)
Italiano (it)
Português - Brasil (pt_br)
Search
Close
Search
Toggle search input
Acessar
SSC5883 - Computação Reconfigurável (2023)
Home
Courses
2023
ICMC
SSC
SSC5883--2023
Aula 4 - Processador softcore
NEORV32 - Hardware RTL Sources
NEORV32 - Hardware RTL Sources
Click on
NEORV32 - Hardware RTL Sources
to open the resource.
◄ The NEORV32 RISC-V Processor: Datasheet
Jump to...
Jump to...
Avisos
Ementa
Cronograma
Vitis AI Tutorials
Vitis AI User Guide (UG1414) - Quick-Start
Keras Vitis AI example with quantization and evaluation for TensorFlow2.x using "vai_q_tensorflow2.x"
Modelos de computação
Introdução à computação reconfigurável
HLS: Tutorial FCCM2021
The NEORV32 RISC-V Processor: User Guide
The NEORV32 RISC-V Processor: Datasheet
Exemplo para explorar instrução customizada: código C de convolução para CNNs
Nios® Soft Processor Series
MicroBlaze Soft Processor Core
Métricas de desempenho em hardware
Introduction to VHDL
Algoritmo de Kant and Kimura’s para inversão de matriz
Exemplo para explorar instrução customizada: código C de convolução para CNNs ►